I prudutti

XC7A50T(Gamma completa di vendita spot)

Descrizione breve:

Numero di parte Boyad: XC7A50T

fabricatore:AMD Xilinx

Numero di produttu di u fabricatore: XC7A50T

descrivi: IC FPGA 106 I/O 238CSBGA

Tempu di consegna standard di fabbrica originale: 52 settimane

Descrizzione dettagliata: Serie Field Programmable Gate Array (FPGA) IC 106 2764800 52160 238-LFBGA, CSPBGA


Detail di u produttu

Tags di u produttu

proprietà di u produttu:

TIPU DESCRIBE
categuria Circuit integratu (IC)  Embedded - FPGA (Field Programmable Gate Array)
fabricatore AMD Xilinx
serie Artix-7
Pacchettu vassa
statutu di u produttu in magazinu
Numero di LAB / CLB 4075
Numaru di elementi logici / unità 52160
Bit di RAM totale 2764800
Conte I/O 106
Tensione - Powered 0,95 V ~ 1,05 V
tipu di stallazione Tipu di muntagna in superficia
Temperature di funziunamentu 0 °C ~ 85 °C (TJ)
Pacchettu / Enclosure 238-LFBGA, CSPBGA
Imballaggio di i dispositi di u fornitore 238-CSBGA (10x10)
Numeru di produttu basicu XC7A50

signalà un bug
Ambiente è Classificazione di l'Esportazione:

ATTRIBUTI DESCRIBE
Statu RoHS Conforme à a specificazione ROHS3
Livellu di sensibilità à l'umidità (MSL) 3 (168 ore)
Status REACH I prudutti micca REACH
ECCN EAR99
HTSUS 8542.39.0001

Caratteristiche DC
Scheda tecnica Artix-7 FPGAs:
Caratteristiche di commutazione DC è AC
DS181 (v1.27) 10 di ferraghju 2022
Specificazione di u produttu
Tabella 1: Valutazione Massima Assoluta (1)
Simbulu Description Min Max Unità
Logica FPGA
VCCINT
Tensione di alimentazione interna -0,5 1,1 V
VCCAUX
Tensione di alimentazione ausiliaria -0,5 2,0 V
VCCBRAM
Tensione di alimentazione per i blocchi di memoria RAM -0,5 1,1 V
VCCO
Tensione di alimentazione di driver di output per i banchi I/O HR -0,5 3,6 V
VREF
Tensione di riferimentu d'ingressu -0,5 2,0 V
VIN(2)(3)(4)
Tensione di entrata I/O -0,4 VCCO + 0,55 V
Tension d'entrée d'E/S (quand VCCO = 3,3 V) pour les normes VREF et d'E/S différentielles
eccettu TMDS_33(5)
-0,4 2,625 V
VCCBATT
Fornitura di salvezza di a batteria di memoria chjave -0.5 2.0 V
Transceiver GTP
VMGTAVCC
Tensione di alimentazione analogica per i circuiti trasmettitori è ricevitori GTP -0,5 1,1 V
VMGTAVTT
Tensione di alimentazione analogica per i circuiti di terminazione di trasmettitore è ricevitore GTP -0,5 1,32 V
VMGTREFCLK
Tensione di input assoluta di u clock di riferimentu -0,5 1,32 V
Tabella 2: Cundizioni di Operazione Recommandate (1) (2)
Simbulu Description Min Typ Max Unità
Logica FPGA
VCCINT(3)
Per i dispositi -3, -2, -2LE (1.0V), -1, -1Q, -1M: tensione di alimentazione interna 0.95 1.00 1.05 V
Per i dispositi -1LI (0,95 V): tensione di alimentazione interna 0,92 0,95 0,98 V
Per i dispositi -2LE (0.9V): tensione di alimentazione interna 0.87 0.90 0.93 V
VCCAUX
Tensione di alimentazione ausiliaria 1,71 1,80 1,89 V
VCCBRAM (3)
Per i dispositi -3, -2, -2LE (1.0V), -2LE (0.9V), -1, -1Q, -1M: bluccà l'alimentazione RAM
tensione
0,95 1,00 1,05 V
Per i dispositi -1LI (0,95 V): bloccu a tensione di alimentazione RAM 0,92 0,95 0,98 V
VCCO (4) (5)
Tensione di alimentazione per i banchi I/O HR 1,14 – 3,465 V
VIN (6)
Tensione di entrata I/O -0,20 - VCCO + 0,20 V
Tension d'entrée d'E/S (quand VCCO = 3,3 V) pour les normes VREF et d'E/S différentielles
eccettu TMDS_33(7)
-0,20 - 2,625 V
IIN (8)
A currente massima attraversu ogni pin in un bancu alimentatu o senza alimentazione quandu
polarizzazione in avanti del diodo clamp.
– – 10 mA
VCCBATT (9)
Tensione di a bateria 1.0 - 1.89 V
Transceiver GTP
VMGTAVCC(10)
Tensione di alimentazione analogica per i circuiti trasmettitori è ricevitori GTP 0,97 1,0 1,03 V
VMGTAVTT(10)
Tensione di alimentazione analogica per i circuiti di terminazione trasmettitore è ricevitore GTP 1,17 1,2 1,23 V


  • Previous:
  • Next:

  • Lasciate u vostru Messaghju

    Prudutti Related

    Lasciate u vostru Messaghju