proprietà di u produttu:
TIPU | DESCRIBE |
categuria | Circuit integratu (IC) Embedded - Microcontrollers |
fabricatore | NXP USA Inc. |
serie | MPC56xx Qorivva |
Pacchettu | vassa |
statutu di u produttu | in magazinu |
processore core | e200z0h |
Specificazione di u kernel | 32-bit single core |
vitezza | 64 MHz |
Connettività | CANbus,I²C,LIN,SCI,SPI |
periferiche | DMA , POR , PWM , WDT |
U numeru di I/O | 79 |
Capacità di almacenamiento di prugramma | 512 KB(512K x 8) |
Tipu di memoria di prugramma | lampu |
Capacità EEPROM | 64K x 8 |
dimensione RAM | 32K x 8 |
Tensione - Alimentazione (Vcc/Vdd) | 3V ~ 5.5V |
cunvertitore di dati | A/D 28x10b |
Tipu d'oscillatore | internu |
Temperature di funziunamentu | -40 °C ~ 85 °C (TA) |
tipu di stallazione | Tipu di muntagna in superficia |
Pacchettu / Enclosure | 100-LQFP |
Imballaggio di i dispositi di u fornitore | 100-LQFP(14x14) |
Numeru di produttu basicu | SPC5604 |
Ambiente è Classificazione di l'Esportazione:
ATTRIBUTI | DESCRIBE |
Statu RoHS | Conforme à a specificazione ROHS3 |
Livellu di sensibilità à l'umidità (MSL) | 3 (168 ore) |
Status REACH | I prudutti micca REACH |
FUGA | 3A991A2 |
HTSUS | 8542.31.0001 |
Features:
• Unicu prublema, cumplessu core CPU 32-bit (e200z0)
- Conforme à l'architettura Power Architecture® integrata
categuria
- Include un rinforzu di set di struzzioni chì permette
codificazione di lunghezza variabile (VLE) per l'impronta di dimensione di codice
riduzzione.Cù a codificazione opzionale di 16-bit mixte
è struzzioni 32-bit, hè pussibule di ottene
riduzzione significativa di l'impronta di u codice.
• Finu à 512 KB in u codice di u chip supportatu cù u lampu
contrôleur et ECC
• 64 (4 × 16) KB memoria flash di dati in chip cù ECC
• Finu à 48 KB SRAM in chip cù ECC
• Unità di prutezzione di memoria (MPU) cù descrittori di regione 8
è a granularità di a regione di 32 byte
• Controller di interruzzione (INTC) cù 148 vettori di interruzzione,
cumprese 16 fonti di interruzzione esterni è 18 esterni
fonti di interruzzione / sveglia
• Loop à phase-locked modulé en fréquence (FMPLL)
• Architettura di switch Crossbar per accessu simultanea à
periferiche, memoria flash, o RAM da bus multipli
maestri
• Boot assist module (BAM) sustene u flash internu
prugrammazione via un ligame seriale (CAN o SCI)
• Timer sustegnu canali input / output chì furnisce una gamma di
Cattura di input di 16 bit, comparazione di output, è larghezza di impulsi
funzioni di modulazione (eMIOS-lite)
• Convertitore analogico-digitale a 10 bit (ADC)
• 3 moduli di interfaccia periferica seriale (DSPI).
• Finu à 4 interfaccia di cumunicazione seriale (LINFlex)
Moduli
• Sin'à 6 rinfurzata cumpleta CAN (FlexCAN) moduli cun
buffer configurabili
• 1 inter IC modulu di cumunicazione (I2C).
• Finu à 123 cunfigurable pins scopu generale sustegnu
operazioni di input è output (dipendente da u pacchettu)
• Real Time Counter (RTC) cù fonte clock from128 kHz
o 16 MHz internu oscillator RC sustegnu autonomu
sveglia cù una risoluzione di 1 ms cù un timeout massimu di 2
seconde
• Finu à 6 timers di interruzzione periodica (PIT) cù contatore 32-bit
risoluzione
• 1 Timer di Modulu di Sistema (STM)
• Interfaccia di sviluppu Nexus (NDI) per IEEE-ISTO
5001-2003 Class Two Plus standard
• Device / bordu frontiere Scan testing suppurtatu cù per
Joint Test Action Group (JTAG) di IEEE (IEEE 1149.1)
• Regulator voltage On-chip (VREG) per regulazione di
fornitura di input per tutti i livelli interni.