I prudutti

XA6SLX100-2FGG484I(Imballaggio originale di calibre di vitture populari)

Descrizione breve:

fabricatore:AMD Xilinx

Numeru di produttu di u fabricatore: XA6SLX100-2FGG484I

descrive: IC FPGA 326 I/O 484FBGA

Descrizzione dettagliata: serie Field Programmable Gate Array (FPGA) IC 326 4939776 101261 ​​484-BBGA


Detail di u produttu

Tags di u produttu

proprietà di u produttu:

TIPU DESCRIBE
categuria Circuit integratu (IC)  Embedded - FPGA (Field Programmable Gate Array)
fabricatore AMD Xilinx
serie Automotive, AEC-Q100, Spartan®-6 LX XA
Pacchettu vassa
statutu di u produttu in magazinu
Numero di LAB / CLB 7911
Numaru di elementi logici / unità 101261
Bit di RAM totale 4939776
U numeru di I/O 326
Tensione - Powered 1.14V ~ 1.26V
tipu di stallazione Tipu di muntagna in superficia
Temperature di funziunamentu -40 °C ~ 100 °C (TJ)
Pacchettu / Enclosure 484-BBGA
Imballaggio di i dispositi di u fornitore 484-FBGA(23x23)
Numeru di produttu basicu XA6SLX100

signalà un bug
Nova Ricerca Parametrica
Documentazione è Media:

TIPU DI RESOURCE LINK
Specificazioni Panoramica di XA Spartan-6
L'infurmazione ambientale Xiliinx RoHS3 CertXilinx REACH211 Cert
Specificazioni HTML Panoramica di XA Spartan-6

Ambiente è Classificazione di l'Esportazione:

ATTRIBUTI DESCRIBE
Statu RoHS Conforme à a specificazione ROHS3
Livellu di sensibilità à l'umidità (MSL) 3 (168 ore)
Status REACH I prudutti micca REACH
FUGA 3A991D
HTSUS 8542.39.0001

Descrizzione generale:
A famiglia di FPGA Spartan®-6 di Xilinx Automotive (XA) furnisce capacità di integrazione di sistemi di punta cù u costu tutale più bassu per l'applicazioni automobilistiche di grande volume.A famiglia di dece membri offre densità allargate chì varieghja da 3.840 à 101.261 cellule logiche è più veloce,
una cunnessione più cumpleta.Custruitu annantu à una tecnulugia di prucessu di rame di bassa putenza di 45 nm matura chì furnisce l'equilibriu ottimale di i costi,
putenza è prestazione, a famiglia XA Spartan-6 offre una nova logica di tavula di ricerca di 6 input (LUT) à registru duale, più efficiente è una ricca
selezzione di blocchi integrati à livellu di sistema.Questi includenu 18 Kb (2 x 9 Kb) blocchi RAM, fette DSP48A1 di seconda generazione, SDRAM
cuntrolli di memoria, blocchi di gestione di clock in modalità mista rinfurzata, tecnulugia SelectIO ™, seriale à alta velocità ottimizzata per u putere.
blocchi transceiver, blocchi Endpoint compatibili PCI Express®, modi avanzati di gestione di l'energia à livellu di sistema, rilevazione automatica
opzioni di cunfigurazione, è a sicurità IP rinfurzata cù AES è a prutezzione di l'ADN di u dispositivu.Queste caratteristiche furnisce un programmable low-cost
alternativa à i prudutti ASIC persunalizati cun facilità d'usu senza precedente.I FPGA XA Spartan-6 offrenu a megliu soluzione per flessibilità è scalabile
Disegni di logica di altu voluminu, disinni di trasfurmazioni DSP paralleli à larghezza di banda elevata, è applicazioni sensibili à i costi induve interfaccia multiple
e norme sò richieste.XA Spartan-6 FPGA sò a fundazione di siliciu programabile per e Piattaforme di Design Targeted chì furniscenu
cumpunenti software è hardware integrati chì permettenu à i diseggiani di fucalizza nantu à l'innuvazione appena principia u so ciculu di sviluppu.
Riassuntu di e caratteristiche XA Spartan-6 FPGA
• Famiglia XA Spartan-6:
• XA Spartan-6 LX FPGA: logica ottimizzata
• XA Spartan-6 LXT FPGA: Connettività seriale d'alta veloce
• Temperature di l'automobile:
• I-Grade: Tj = –40 ° C à + 100 ° C
• Q-Grade: Tj = -40 ° C à + 125 ° C
• Norme di l'automobile:
• Xilinx hè ISO-TS16949 cumpletu
• Qualificazione AEC-Q100
• Pruduzzione di Pruduzzione Part Approval (PPAP).
• Al di là di a qualificazione AEC-Q100 hè dispunibule nantu à dumanda
• Designed for low cost
• Multiple blocchi integrata efficaci
• Scelta ottimisata di standard I / O
• Pads staggered
• High-volume di pacchetti plastica filu-bonded
• Bassu putere staticu è dinamica
• 45 nm prucessu ottimisatu per costu è bassa putenza
• Hibernate u modu power-down per u putere zero
• Modu Suspend mantene statu è cunfigurazione cù multi pin wake-up, rinfurzà cuntrollu
• High performance 1.2V core voltage (LX è LXT FPGA, -2
è -3 gradi di velocità)
• Multi-voltage, multi-standard banche interfaccia SelectIO
• Finu à 1,080 Mb / s rate di trasferimentu di dati per I / O differenziale
• Unità di output selezziunata, finu à 24 mA per pin
• 3.3V à 1.2VI / O standard è protocols
• Interfacce di memoria HSTL è SSTL low-cost
• Cunfurmità di u scambiu caldu
• Ajustable I / O slew rates per migliurà l'integrità di u signale
• Transceivers seriali GTP d'alta veloce in l'FPGA LXT
• Finu à 3,2 Gb/s
• Interfacce high-vitezza cumpresi: Serial ATA è PCI Express
• Efficient DSP48A1 fette
• Aritmetica High-performance è trasfurmazioni signali
• Fast 18 x 18 multiplicatore è accumulatore 48-bit
• Pipelining è capacità cascading
• Pre-adder à assiste applicazioni filtre
• Blocchi Integrated Memory Controller
• Supportu DDR, DDR2, DDR3 è LPDDR
• Data rates sin'à 800 Mb/s
• Struttura di autobus multi-portu cù FIFO indipendente per riduce
prublemi di tempu di cuncepimentu
• Risorsi logici abbundanti cù capacità logica aumentata
• Registru shift optional o supportu RAM distribuitu
• LUT 6-input efficienti migliurà u rendiment è minimize
putenza
• LUT cù dual flip-flops per applicazioni centric di pipeline
• Block RAM cù una larga gamma di granularity
• RAM bloccu veloce cù byte scrive attivatu
• 18 blocchi Kb chì ponu esse opzione programmati cum'è dui
RAM di blocchi indipendenti di 9 Kb
• Clock Management Tile (CMT) per un rendimentu rinfurzatu
• Low noise, clock flexible
• Digital Clock Managers (DCMs) eliminate clock skew è
distorsioni di u duty cycle
• Phase-Locked Loops (PLLs) per un clock low-jitter
• Sintesi di frequenza cù multiplicazione simultanea,
divisione, è a sfasatura
• Sedici reti di clock glubale low-skew
• Configurazione simplificata, supporta standard low-cost
• 2-pin cunfigurazione auto-detect
• Broad terzu SPI (finu à x4) è supportu NOR flash
• Supportu MultiBoot per l'aghjurnamentu remota cù parechje
bitstreams, utilizendu a prutezzione watchdog
• Enhanced security per a prutezzione di u disignu
• Identificatore di DNA Unicu Dispositivu per l'autentificazione di u disignu
• Cifratura bitstream AES in XA6SLX75, XA6SLX75T,
è i dispositi XA6SLX100
• Bloccu Endpoint integratu per disinni PCI Express (LXT)
• Supportu di tecnulugia PCI® low-cost cumpatibile cù a 33 MHz,
Specificazioni di 32 è 64 bit.
• Trattamentu incrustatu più veloce cù rinfurzata, low cost,
Processore soft MicroBlaze™ 32-bit
• IP di l'industria è disinni di riferimentu
• Forte ecosistema di terzu specifichi di l'automobile cù IP,
bordi di sviluppu, è servizii di disignu


  • Previous:
  • Next:

  • Lasciate u vostru Messaghju

    Prudutti Related

    Lasciate u vostru Messaghju